搜索结果: 1-4 共查到“工学 DDR”相关记录4条 . 查询时间(0.068 秒)
封装电感引起的SSN(Simultaneous Switching Noise,同步开关噪音)效应阻碍低成本QFP(Quad Flat Package,四方型扁平式封装)封装的机顶盒芯片的DDR SDRAM(Double Data Rate Static Random Access Memory,双速率静态随机访问存储器,DDR)接口的传输频率.本文利用视频数据的相关性,及DDR颗粒的数据比特可以...
Linux下的DDR DIMM总线接口设备检测方法
DDR DIMM Linux 驱动程序 内存映射
2009/5/13
DDR DIMM总线接口是当前普通PC中和CPU交换数据最快的接口,基于此接口开发设备必将有效提高设备的出口带宽。为了避免操作系统管理和使用DDR DIMM,使得用户程序可以通过DDR DIMM总线接口发送和接收数据,该文提出了一种基于Linux操作系统的实现方法。通过把DDR DIMM总线接口设备作为外部设备,将其内存空间映射到用户空间,用户应用程序可以直接访问设备内存。在参照Linux2.4....
机群系统DDR DIMM总线光互联网络适配器设计
机群 DDR DIMM FPGA
2009/4/29
介绍了一种面向机群系统双环形网络拓扑结构的高速光互联网络适配器的设计和实现方法。该网络适配器基于FPGA技术实现,总线接口采用高速、高带宽的DDR DIMM总线,网络传输介质采用光纤,底层路由协议采用FPGA内部硬件逻辑实现,全方位保证了高带宽、低延迟、高可靠的网络特性。
基于VMT的DDR-SDRAM控制器功能验证
验证模型技术 DDR-SDRAM控制器 VIP技术
2009/4/21
介绍了一种基于验证模型技术(VMT)的DDR-SDRAM控制器的功能验证方案。该方案完成了DDR-SDRAM控制器对DDR-SDRAM模型的读写以及AHB 2.0协议的兼容性验证。VMT的使用加快了验证平台的搭建和验证用例的编写。通过分析自动校对结果、仿真波形和覆盖率报告,实现控制器功能验证的快速收敛。FPGA原型验证进一步证明了该方案的可行性。